DE10-STANDARD 開発ボードTerasic5日以内出荷
Cyclone V SXを搭載したハードウェア設計プラットフォーム
デュアルコアArm Cortex-A9とFPGAを組み合わせたSoCのCyclone V SXを搭載した開発ボードです。
本ボードには高速DDR3メモリ、ビデオ/オーディオ機能、イーサネットなどのハードウェアを搭載し、単純な回路から大規模なマルチメディアプロジェクトまで、幅広い回路を実装するための多くの機能があります。
仕様【スイッチ/ボタン/インジケータ】ユーザキー ×5 (FPGA ×4、HPS ×1)、ユーザースイッチ ×10 (FPGA ×10)、ユーザーLED ×11 (FPGA ×10、HPS ×1)、HPSリセットボタン×2 (HPS_RST_n、HPS_WARM_RST_n)、7セグメントディスプレイ ×6その他FPGA:【Cyclone V SX SoC(5CSXFC6D6F31C6N)】110K LE、41509ALM、組み込みメモリ:5761Kビット、FPGA PLL×6、HPS PLL×3、ハードメモリコントローラ×2、【コンフィギュレーションとデバッグ】シリアルコンフィギュレーションデバイス:FPGA上のEPCS128、オンボードUSB Blaster II (通常のタイプB USBコネクタ)、【ADC】サンプルレート:500KSPS、チャンネル数:8、解像度:12ビット、アナログ入力範囲:0~4.096V入力【ビデオ】TVデコーダ(NTSC/PAL/SECAM)、TVインコネクタセンサーGセンサを搭載ディスプレイ24ビットVGA DAC、128×64ドットLCDモジュール、バックライト付き通信機能USB 2.0ホストポート(ULPIインターフェース、USB Type Aコネクタ)×2 (HPS上)、USB to UART(MicroUSB Type B コネクタ) (HPS上)、10/100/1000イーサネット (HPS上)、PS/2マウス/キーボード、IRエミッタ/レシーバコネクタ40ピン拡張ヘッダ(3.3V) ×1個、HSMCコネクタ(構成可能なI/O規格 1.5/1.8/2.5/3.3V) ×1、10ピンADC入力ヘッダ ×1、LTCコネクタ(SPIマスタ、I2C、GPIO) ×各1個搭載プロセッサー【HPS(ハードプロセッサシステム)】925MHz、デュアルコアARM Cortex-A9 MPCoreプロセッサ:512KBの共有L2キャッシュ、64KBのスクラッチRAM、DDR2/DDR3/LPDDR1/LPDDR2をサポートするマルチポートSDRAMコントローラ、8チャネルDMAコントローラRoHS指令(10物質対応)対応オーディオ24ビットCODEC、ライン入力、ライン出力、マイクロホン入力ジャックデバイス【メモリ】64MB(32M×16) SDRAM (FPGA上)、1GB(2×256M×16) DDR3 SDRAM (HPS上)、MicroSDカードソケット (HPS上)